Add Collection | English

集成电路设计室简介

来源:   时间:2023-09-02   点击数:

本实验室归属应用电子技术实验中心,面积50m2主要实验设备有华大九天Aether模拟芯片设计平台、Cadence软件设计平台、Synopsys芯片设计、验证软件等多个设计工具。实验室同时配备有各种高性能测试设备,包括示波器、信号发生器、半导体参数测试仪、高精度探针台,台套数(含软件)18套,设备总值约40万元。

通过本实验室的学习和实践,使学生能够掌握模拟集成电路研发培养学生模拟集成电路研发能力。

、面向课程

本实验室主要面向电子科学与技术专业,承担的课程有《CMOS模拟集成电路设计》《数字集成电路设计》等课程实验、《集成电路前后端设计》等课程设计。

全年完成实验教学学生总人·时约:1200,除外对学生开展课外创新实践活动实施开放。

、主要实验项目

1LDO设计。实验属性设计性实验,目的是掌握基本模拟IC的设计流程和一般方法。实验内容包括各个模块电路的设计实现(采样电路、比较器、功率管等)、版图实现、后仿方法(PVT、蒙特卡洛)等内容。

210bit SAR ADC设计实现。实验属性设计性实验,目的是掌握模数混合IC的设计流程和一般方法。实验内容包括SH电路、电容整列、高速高精度比较器、SAR控制逻辑等,以及版图实现、后仿方法(蒙特卡洛分析)等内容。

3基本运算放大器设计。实验属性设计性实验,目的是掌握运放的设计流程。实验内容包括运放结构的选择、电流的分配、余量的考虑、噪声特性分析、精度和速度的折衷设计,以及测试方法等内容。

Copyright © 2010-2024 School of Electrical Engineering and Automation, Jiangxi University of Technology, All rights reserved。

Address: 1958 Hakka Avenue, Ganzhou City, Jiangxi Province Zip code:341000 网站管理

赣备 2-4-3-2002318  Tel0797-8312241